Descripción del proyecto
EL PARALELISMO CONSTITUYE HOY LA BASE PARA EL DISEÑO DE SISTEMAS INFORMATICOS DE CUALQUIER ESCALA, LOS SISTEMAS EMPOTRADOS ON-CHIP, MULTIPROCESADORES ON-CHIP Y ACELERADORES HARDWARE, SE ESTAN UTILIZANDO PARA LA APLICACION GENERALIZADA EN DISPOSITIVOS PORTATILES COMO SMARTPHONES Y TABLETS, COMPUTADORES PERSONALES Y SERVIDORES, ESTOS SERVIDORES ESCALABLES SON UTILIZADOS ACTUALMENTE PARA CONSTRUIR GRANDES SUPERCOMPUTADORES PARA CALCULO, GESTION INTENSIVA DE DATOS, DESARROLLO DE PLATAFORMAS DE CLOUD COMPUTING Y GRANDES DATACENTERS EMPRESARIALES,DADO QUE EL PARALELISMO ES HOY EN DIA AMPLIAMENTE EXPLOTADO EN CUALQUIER SISTEMA INFORMATICO, LAS REDES DE INTERCONEXION SE HAN CONVERTIDO EN UNA PIEZA CLAVE, CADA VEZ MAS IMPORTANTE, EN LOS CAMPOS DE DISEÑO E INGENIERIA DE COMPUTADORES, LAS REDES SE UTILIZAN EN TODOS LOS NIVELES, DESDE LOS MULTIPROCESADORES EMPOTRADOS DE BAJO CONSUMO HASTA EL MUNDO DE INTERNET, ESTE PROYECTO DE INVESTIGACION ABORDA EL DISEÑO Y EVALUACION DE REDES ON-CHIP Y DE SISTEMA, CUBRIENDO SISTEMAS DE CUALQUIER ESCALA; LAS REDES DE AREA MAS AMPLIA, AUNQUE MUY INTERESANTES, ESTAN FUERA DEL ALCANCE DE ESTE PROYECTO,LA IMPORTANCIA DE LAS REDES ON-CHIP SE HACE MAS EVIDENTE A MEDIDA QUE AUMENTA EL NUMERO DE NUCLEOS INTEGRADOS EN UN CHIP, LOS ACTUALES MICROPROCESADORES AMPLIAMENTE EXTENDIDOS, COMO LOS DE INTEL Y AMD, USAN TECNOLOGIAS BASADAS EN ANILLOS PARA LA CONEXION DE LOS NUCLEOS, UNAS POCAS UNIDADES DE ESTOS MULTIPROCESADORES ON-CHIP SE ENSAMBLAN JUNTO CON MEMORIA, DISCO, ACELERADORES DE HARDWARE, INTERFACES DE RED Y DE ENTRADA/ SALIDA, PARA FORMAR UN SERVIDOR, VARIOS SERVIDORES SE INTRODUCEN EN UN ARMARIO Y UNA SERIE DE ARMARIOS SE DISTRIBUYEN EN UNA SALA DE COMPUTO, TODOS LOS SERVIDORES ESTAN INTERCONECTADOS POR MEDIO DE UNA RED DE SISTEMA, LAS REDES DE SISTEMA UTILIZADAS EN LA ACTUALIDAD SE BASAN PRINCIPALMENTE EN TOPOLOGIAS CENTRALIZADAS DERIVADAS DE LAS REDES DE CLOS O TOPOLOGIAS TOROIDALES DE GRADO MODERADO,MUCHOS COMPUTADORES ACTUALES DE ALTO RENDIMIENTO USAN ACELERADORES HARDWARE (GPUS, XEON PHI, FPGAS,
) QUE AUMENTAN EL RENDIMIENTO DE CIERTAS APLICACIONES, ESTOS SISTEMAS SON ALTAMENTE HETEROGENEOS DEBIDO A QUE, POR UN LADO PRECISAN DE DIFERENTES MODELOS DE PROGRAMACION Y POR OTRO SUS COMPONENTES PRESENTAN RENDIMIENTOS CON GRANDES DIFERENCIAS, ESTO HACE QUE LA TAREA DE OBTENER LA MAXIMA POTENCIA DE CALCULO DE ESTOS SISTEMAS SEA CONSIDERABLEMENTE COMPLICADA,ESTE PROYECTO DE INVESTIGACION PERSIGUE CONTRIBUCIONES EN EL CAMPO DE LAS REDES DE INTERCONEXION Y LOS SISTEMAS HETEROGENEOS, EL OBJETIVO PRINCIPAL DEL PROYECTO ES GENERAR ARTICULOS DE ALTA CALIDAD QUE AUMENTEN EL CONOCIMIENTO DE ESTAS DISCIPLINAS, ADEMAS, ALGUNAS DE LAS APORTACIONES QUE PODRIAN EXHIBIR INTERES INDUSTRIAL SERIAN CONSIDERADAS COMO RESULTADOS PATENTABLES, NUESTRA EXPERIENCIA EN ESTOS TEMAS, DEMOSTRADA POR LAS CONTRIBUCIONES QUE HEMOS REALIZADO Y LAS COLABORACIONES CON OTROS EXPERTOS, ASEGURAN UN ALTO GRADO DE EXITO,EN EL CAMPO DE LAS REDES DE INTERCONEXION QUEREMOS EXPLORAR NUEVAS TECNOLOGIAS, TOPOLOGIAS Y ROUTERS, CAPACES DE HACER FRENTE DE MANERA EFICAZ AL AUMENTO EN LA DEMANDA DE TRAFICO DE LOS PROXIMOS COMPUTADORES ESCALABLES DE ALTO RENDIMIENTO, EN EL CAMPO DE LOS SISTEMAS HETEROGENEOS BUSCAMOS NUEVOS MODELOS Y ALGORITMOS DE BALANCEO AUTOMATICO DE CARGA QUE PERMITAN UN USO SENCILLO Y EFICIENTE DE ESTOS ENTORNOS COMPLEJOS; PARA PROBAR ALGUNOS DE ESTOS MECANISMOS NOS FOCALIZAREMOS EN UN CONJUNTO DE APLICACIONES FINANCIERAS ARQUITECTURA DE COMPUTADORES\ REDES DE INTERCONEXIÓN\ ENCAMINAMIENTO\ CONMUTACIÓN\ GRAFOS\ SISTEMAS HETEROGÉNEOS\ PROGRAMACIÓN PARALELA