Descripción del proyecto
LA EXTRACCION DE CARACTERISTICAS ES UNA TAREA ESENCIAL EN APLICACIONES QUE PRECISAN SISTEMAS DE VISION PARA RECONOCER OBJETOS EN UNA IMAGEN, PARA EXTRAER ESTAS CARACTERISTICAS DE FORMA ROBUSTA FRENTE A CAMBIOS DE ESCALA, ROTACIONES O CAMBIOS DE ILUMINACION EN LA ESCENA, LOS ALGORITMOS DE EXTRACCION DE CARACTERISTICAS PRECISAN MUCHO TIEMPO DE COMPUTACION, DE MODO QUE LAS PRESTACIONES QUE OFRECEN ESTOS MISMOS ALGORITMOS CUANDO SE PROGRAMAN EN SOFTWARE DISTAN MUCHO DE ALCANZAR EL TIEMPO REAL, POR ESTE MOTIVO ES NECESARIA UNA IMPLEMENTACION HARDWARE CAPAZ DE EXPLOTAR EL PARALELISMO INHERENTE EN ESTAS TAREAS DE PROCESAMIENTO DE IMAGENES QUE PERMITA ACELERAR ESTAS OPERACIONES,POR OTRA PARTE, CADA VEZ EN MAS APLICACIONES, LA REDUCCION DEL CONSUMO DE LOS DISPOSITIVOS ELECTRONICOS RESULTA CRUCIAL, MAS HOY EN DIA ANTE LA PROLIFERACION DE EQUIPOS INALAMBRICOS DE TODO TIPO, DESDE SIMPLES CAMARAS DE VIGILANCIA HASTA AERONAVES TRIPULADAS REMOTAMENTE, SIN EMBARGO, ES DIFICIL COMPATIBILIZAR ALTA VELOCIDAD DE PROCESAMIENTO CON REDUCIDO CONSUMO ENERGETICO SI SE CONTINUA CON LOS ESQUEMAS BASICOS DE PROCESAMIENTO EN QUE A LA CIRCUITERIA DE SENSANDO (PIXELES) LE SIGUE LA CIRCUITERIA DE CONVERSION ANALOGICO-DIGITAL (CONVERTIDOR ADC RAPIDO) Y FINALMENTE UN PROCESADOR, POR LOS CUELLOS DE BOTELLA QUE ORIGINA, PARA AVANZAR EN UNA REDUCCION DEL CONSUMO MANTENIENDO LAS PRESTACIONES DE PROCESADO EN TIEMPO REAL, ES PRECISO EXTENDER EL PARALELISMO EXISTENTE EN EL PROCESAMIENTO DIGITAL A PUNTOS PRECEDENTES EN LA CADENA DE ADQUISICION DE DATOS, ASI, EL ANALISIS DE ESTRUCTURAS ALTERNATIVAS DE CONVERSION, QUE SEAN CAPACES DE SUSTITUIR UN UNICO CONVERTIDOR ADC POR MULTIPLES CONVERTIDORES A NIVEL DE COLUMNA DE IMAGEN O INCLUSO DE PIXEL, CON PRECISION MODERADA PERO CON UN CONSUMO MUY REDUCIDO DE POTENCIA, CONTRIBUIRA A REDUCIR LOS CUELLOS DE BOTELLA A LA VEZ QUE SE ACOTA EL CONSUMO,SIN DUDA LA, LA POSIBILIDAD QUE OFRECE LA TECNOLOGIA CMOS PARA INTEGRAR EN UN CHIP TANTO LOS DISPOSITIVOS DE SENSADO COMO LOS DE CONVERSION Y PROCESAMIENTO DE IMAGEN SUPONE UN GRAN RETO PARA EL DISEÑADOR ELECTRONICO YA QUE LE ABRE UN ABANICO DE SOLUCIONES RESPECTO A LA CONFIGURACION DEL SISTEMA DE ADQUISICION DE IMAGENES, DESDE ESTA PERSPECTIVA SE PUEDE REDISEÑAR EL CAMINO DE DATOS DESDE EL PLANO FOCAL HASTA EL PROCESAMIENTO DIGITAL DE NIVEL MEDIO Y ALTO LOGRANDO ASI UN ELEVADO GRADO DE PARALELISMO DESDE EL SENSADO DE LA IMAGEN, ESTAS SOLUCIONES DEBEN SER CONVENIENTEMENTE ANALIZADAS PARA OBTENER SENSORES DE IMAGEN INTELIGENTES Y CON UN CONSUMO MUY REDUCIDO, ADECUADOS PARA DIFERENTES TIPOS DE SISTEMAS Y EQUIPOS INALAMBRICOS DE MONITORIZACION Y VIGILANCIA,ESTE PROYECTO PRETENDE, PARTIENDO DE LA EXPERIENCIA DEL EQUIPO DE TRABAJO EN EL DISEÑO DE CONVERTIDORES ADC Y DE ALGORITMOS DE PROCESADO DE IMAGENES, REALIZAR LA IMPLEMENTACION EN UN UNICO CHIP EN TECNOLOGIA CMOS ESTANDAR DE 0,18UM DE LOS ALGORITMOS DE EXTRACCION DE CARACTERISTICAS JUNTO CON UNA CIRCUITERIA EFICIENTE DE CONVERSION ANALOGICO DIGITAL, EXPLOTANDO LAS POSIBILIDADES DE PARALELIZACION CONJUNTA DE UNOS Y OTROS, LOS CIRCUITOS CUMPLIRAN EL ESTANDAR OPENVX PARA INTEGRAR FUNCIONES QUE SEAN TRANSPARENTES AL PROGRAMADOR DE APLICACIONES DE VISION ARTIFICIAL, PARA DEMOSTRAR LA VIABILIDAD DE ESTA PROPUESTA SE DESARROLLARA UN DEMOSTRADOR DEL SISTEMA DE PROCESAMIENTO DE IMAGENES, LOS RESULTADOS DEL PROYECTO SE INTEGRARAN EN EL PROYECTO COORDINADO PARA OBTENER UN SISTEMA DE VISION EN UN UNICO CHIP PARA APLICACIONES DE VIGILANCIA Y TRANSPORTE, CHIPS DE VISIÓN\SENSORES DE IMAGEN INTELIGENTES\SISTEMAS DE VISIÓN EMBEBIDOS\PROCESAMIENTO PARALELO Y CONCURRENTE\BAJO CONSUMO\ADC