Descripción del proyecto
SE SOLICITA UN PROYECTO TIPO B INDIVIDUAL A DESARROLLAR EN LA UNIVERSIDAD CARLOS III DE MADRID, EN EL QUE SE PRETENDE APORTAR SOLUCIONES INNOVADORAS AL PROBLEMA DE ESCALADO DE CIRCUITOS ANALOGICOS Y DE SEÑAL MIXTA EN TECNOLOGIAS CMOS SUBMICRONICAS PROFUNDAS DE RECIENTE APARICION, COMO 65NM, 45NM O 28NM, ALGUNOS DE LOS PROBLEMAS DE ESCALADO A TECNOLOGIAS PEQUEÑAS Y DE BAJA TENSION DE ALIMENTACION RESIDE EN LOS BLOQUES DE CUANTIFICACION MULTIBIT Y EN LOS DISPOSITIVOS ACTIVOS DE ALTAS PRESTACIONES, COMO AMPLIFICADORES LINEALES DE GANANCIA ELEVADA, QUE USUALMENTE APARECEN EN LOS ¿FRONT-END¿ ANALOGICOS PREVIOS AL BLOQUE DE PROCESADO DIGITAL DE SEÑAL QUE COMPONEN MUCHOS EQUIPOS DE COMUNICACIONES ACTUALES, LA COMUNIDAD CIENTIFICA INTERNACIONAL HA INICIADO VARIAS LINEAS DE INVESTIGACION CON EL OBJETO DE EXPLORAR Y DESARROLLAR TECNICAS DE CUANTIFICACION TEMPORAL QUE EXPLOTEN EL AUMENTO DE VELOCIDAD INHERENTE A LAS TECNOLOGIAS MAS PEQUEÑAS Y EVITEN EL USO DE LA CUANTIFICACION MULTINIVEL DE AMPLITUD, Y EN LA MEDIDA DE LO POSIBLE, EVITEN ASI MISMO EL USO DE BLOQUES ACTIVOS DE ALTAS PRESTACIONES QUE ELEVAN CONSIDERABLEMENTE EL CONSUMO DE POTENCIA, ESTAS TECNICAS PUEDEN APLICARSE AL DISEÑO Y ESCALADO DE DIVERSAS APLICACIONES DONDE EL PROCESADO DE SEÑAL EN EL DOMINIO TEMPORAL PUEDA RESULTAR UTIL PARA SIMPLIFICAR EL CONJUNTO ¿FRONT-END¿ ANALOGICO Y PROCESADO DIGITAL, REDUCIENDO LA COMPLEJIDAD Y EL TAMAÑO DEL CIRCUITO, REDUCIENDO EL CONSUMO DE POTENCIA, Y AUMENTANDO LA INTEGRABILIDAD DEL SISTEMA EN UN SOLO CIRCUITO INTEGRADO, O ¿SYSTEM-ON-CHIP¿, EL EQUIPO SOLICITANTE DER ESTE PROYECTO TIENE UNA TRAYECTORIA CON PUBLICACIONES Y PATENTES INTERNACIONALES RECIENTES DENTRO DE ESTE CAMPO, EN PARTICULAR APLICADO A LOS CONVERTIDORES DE DATOS, DENTRO DE ESTE PROYECTO SE HAN CONSIDERADO DOS GRANDES LINEAS DE INVESTIGACION, LA PRIMERA DE ELLAS APROVECHA LA EXPERIENCIA ADQUIRIDA POR EL EQUIPO EN EL DISEÑO DE CONVERTIDORES DE DATOS SOBREMUESTREADOS PARA APLICACIONES DE COMUNICACIONES EN BANDA ANCHA, TALES COMO VDSL O WLAN, DENTRO DE ESTA LINEA, LOS OBJETIVOS DEL PROYECTO SE HAN CENTRADO EN EL USO DE MODULADORES AUTO-OSCILANTES COMO ELEMENTO SUSTITUTIVO DE LOS CUANTIFICADORES DE AMPLITUD, PARTIENDO DE LA NUEVA FAMILIA DE TOPOLOGIAS DESARROLLADAS POR EL EQUIPO, SE DESEA DAR SOLUCION A NUEVOS RETOS, CON EL DISEÑO DE UN CIRCUITO INTEGRADO:- EXTENSION DEL ANCHO DE BANDA DE ESTOS CONVERTIDORES DE DATOS PARA APLICACIONES DE MUY ALTA VELOCIDAD Y RESOLUCION, COMO DOCSIS O 3GPP,- NUEVAS TOPOLOGIAS PARA APLICACIONES DE RF, QUE INCLUYAN CONVERTIDORES DE DATOS PASO BANDA Y QUE USEN UNO O VARIOS MODULADORES AUTO-OSCILANTES, CAMPO AUN SIN EXPLORAR,LA SEGUNDA LINEA CONSISTE EN EL DESARROLLO DE BLOQUES FUNCIONALES PARA EL PROCESADO DE SEÑAL EN EL DOMINIO TEMPORAL, EL OBJETIVO ES CREAR UNA BIBLIOTECA DE BLOQUES FUNCIONALES EN UNA TECNOLOGIA DE REFERENCIA, CMOS 45NM, QUE INCLUYA CODIFICADORES TEMPORALES, INTEGRADORES, AMPLIFICADORES Y CUANTIFICADORES, ESTOS BLOQUES OPERARIAN EXCLUSIVAMENTE EN EL DOMINIO TEMPORAL SIN BLOQUES ANALOGICOS DE GRANDES PRESTACIONES, FAVORECIENDO SU ESCALADO A TECNOLOGIAS CADA VEZ MAS PEQUEÑAS Y RAPIDAS, COMO VALIDACION DE LA BIBLIOTECA CREADA, SE PROPONE LA FABRICACION DE UN CIRCUITO INTEGRADO QUE INCLUYA UNA O DOS APLICACIONES DE DEMOSTRACION, DONDE SE USEN LOS DISTINTOS BLOQUES, COMO POR EJEMPLO, UN PLL O UN FILTRO,EN AMBAS LINEAS HAY DOS EMPRESAS INTERNACIONALES INTERESADAS EN LOS RESULTADOS DE INVESTIGACION,